5M570ZF256C5N IC CPLD 440MC 9NS 256FBGA 9 ns 1,71V ~ 1,89V I/O 159
| TÍPO | Descrição |
| Categoria | Circuitos integrados (CI) |
| Incorporado | |
| CPLD (dispositivos lógicos complexos programáveis) | |
| Fabricante | Informações |
| Série | MAX® V |
| Embalagem | Caixa |
| Tipo programável | Em sistema programável |
| Tempo de atraso tpd(1) Max | 9 ns |
| Fornecimento de tensão - interna | 1.71V ~ 1.89V |
| Número de elementos/blocos lógicos | 570 |
| Número de macrocélulas | 440 |
| Número de entradas e saídas | 159 |
| Temperatura de funcionamento | 0°C ~ 85°C (TJ) |
| Tipo de montagem | Montagem de superfície |
| Embalagem / Caixa | 256-LBGA |
| Pacote de dispositivos do fornecedor | 256-FBGA (17x17) |
| Número do produto de base | 5M570Z |
Funções de5M570ZF256C5N
Os dispositivos MAX V contêm uma arquitetura bidimensional baseada em linhas e colunas
Implementar a lógica personalizada.
entre os blocos de matriz lógica (LAB).
Cada LAB na matriz lógica contém 10 elementos lógicos (LE).
O LABs são agrupados em três grupos:
A interligação MultiTrack fornece uma ligação rápida entre os dois dispositivos.
A rotulagem rápida entre os LABs permite que os LABs possam utilizar os seus próprios sistemas de rotulagem.
Tempo mínimo de atraso para níveis de lógica adicionados em relação à interconexão de rotação global
estruturas.
Os elementos de E/S (IOE) localizados após as linhas e colunas LAB em torno do
Cada IOE contém um dispositivo bidirecional de entrada/saída.
Buffer de I/O com várias funcionalidades avançadas. Os pinos de I/O suportam entradas de gatilho Schmitt.
e vários padrões de uma única extremidade, como 33-MHz, PCITM de 32 bits e LVTTL.
Classificações ambientais e de exportação de5M570ZF256C5N
| Atributo | Descrição |
| Estatuto da RoHS | Compatível com a RoHS |
| Nível de sensibilidade à humidade (MSL) | 3 (168 horas) |
| Estatuto REACH | REACH Não afectado |
| Nomenclatura | 3A991D |
| HTSUS | 8542.39.0001 |
![]()