LCMXO2-1200HC-4TG100C Arquivo de portão programável de campo IC 79 65536 1280 100-LQFP
TÍPO | Descrição |
Categoria | Circuitos integrados (CI) |
Incorporado | |
FPGAs (Field Programmable Gate Array) | |
Mfr | Lattice Semiconductor Corporation |
Série | MachXO2 |
Embalagem | Caixa |
Número de LAB/CLB | 160 |
Número de elementos/células lógicas | 1280 |
Total de bits de RAM | 65536 |
Número de entradas e saídas | 79 |
Voltagem - Fornecimento | 2.375V ~ 3.465V |
Tipo de montagem | Montagem de superfície |
Temperatura de funcionamento | 0°C ~ 85°C (TJ) |
Embalagem / Caixa | 100 LQFP |
Pacote de dispositivos do fornecedor | 100 TQFP (14x14) |
Número do produto de base | LCMXO2-1200 |
Características doLCMXO2-1200HC-4TG100C
• Arquitetura lógica flexível
• Seis dispositivos com 256 a 6864 LUT4 e 18 a 334 I/Os
• Dispositivos de ultra baixa potência
• Processo avançado de baixa potência de 65 nm
• Uma potência de espera tão baixa como 22 μW
• I/O de diferencial de balanço baixo programável
• Modo de espera e outras opções de poupança de energia
• Memória embutida e distribuída
• Até 240 kbits sysMEMTM Embedded Block RAM
• Até 54 kbits RAM distribuída
• Lógica de controlo FIFO dedicada
• Memória flash do utilizador no chip
• Até 256 kbits de memória flash do utilizador
• 100.000 ciclos de gravação
• Acessível através das interfaces WISHBONE, SPI, I2C e JTAG
• Pode ser utilizado como PROM do processador soft ou como memória Flash
• Fonte pré-projetada de entrada/saída síncrona
• Registros DDR em células de E/S
• Lógica de engrenagem dedicada
• 7:1 Abertura para E/S do ecrã
• DDR genérico, DDRX2, DDRX4
• Memória DDR/DDR2/LPDDR dedicada com suporte DQS
• Buffer de entrada/saída flexível e de alto desempenho
• O buffer sysIOTM programável suporta uma ampla gama de interfaces:
¢ LVCMOS 3.3/2.5/1.8/1.5/1.2
¢ LVTTL
¢ PCI
O sistema deve ser equipado com um sistema de transmissão automática.
¢ SSTL 25/18
HSTL 18
¢ Entrada de gatilho Schmitt, até 0,5 V de histerese
• As entradas/saída suportam a tomada de tomada a quente
• terminação diferencial no chip
• Modo de puxa ou baixa programável
• Relógio flexível no chip
• Oito relógios primários
• Até dois relógios de ponta para interfaces de E/S de alta velocidade (apenas lados superior e inferior)
• Até dois PLL analógicos por dispositivo com síntese de frequência n fracionária
¢ Ampla faixa de frequências de entrada (7 MHz a 400 MHz)
• Não volátil, infinitamente reconfigurável
• Acionamento instantâneo
• Solução segura de chip único
• Programável através de JTAG, SPI ou I2C
• Suporta a programação em segundo plano da memória não volátil
• Opcional de arranque duplo com memória SPI externa
• Reconfiguração TransFRTM
• Atualização da lógica de campo enquanto o sistema opera
• Suporte reforçado ao nível do sistema
• Funções endurecidas no chip: SPI, I2C, temporizador/contador
• Oscilador on-chip com 5,5% de precisão
• TraceID exclusivo para rastreamento do sistema
• Modo de programação única (OTP)
• Fonte de alimentação única com gama de funcionamento alargada
• Análise de limites do padrão IEEE 1149.1
• Programação integrada do sistema compatível com a norma IEEE 1532
• Ampla gama de opções de pacotes
• Opções de pacote TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• Opções de pacotes de pequenas dimensões
️ tão pequeno quanto 2,5 mm x 2,5 mm
• Migração de densidade apoiada
• Embalagens avançadas sem halogênio
Classificações ambientais e de exportação deLCMXO2-1200HC-4TG100C
Atributo | Descrição |
Estatuto da RoHS | Conformidade com a ROHS3 |
Nível de sensibilidade à humidade (MSL) | 3 (168 horas) |
Estatuto REACH | REACH Não afectado |
Nomenclatura | EAR99 |
HTSUS | 8542.39.0001 |